■TSMCサイバーシャトルLSI試作サービスに関するご質問
Q01,試作のスケジュール及び、納期を教えてください。
Q02,利用出来るサイズと、数量を教えてください。
Q03,複数デザインを1ブロックに入れ込む事は可能ですか?
Q04,利用開始する為に必要な手続きを教えてください。
Q05,設計に必要なドキュメント,検証ルールファイル等の入手方法を教えてください。
Q06,IP/Libraryの提供内容と、費用について教えてください。
Q07,レイアウト検証(DRC/LVS)はお願いできますか?
Q08,設計サポートはお願いできますか?
Q09,試作品の保障について教えてください。
Q10,予約方法と、キャンセル,変更手続きについて教えてください。
Q11,パッケージへのアセンブリは対応してもらえますか?
Q12,ウエハでの納品は可能ですか?

■Q01■■■■■
試作のスケジュール及び、納期を教えてください。

案件ごとにシリコンソーシアムまでお問合せ下さい。
なお、試作頻度は、下記となります。
40/45nm : 1回/月
    65nm : 2回/月
    90nm : 1回/月
  0.13um : 2回/月
  0.18um : 3回/月
  0.25um : 1〜2回/月
  0.35um : 1回/2ヶ月

■Q02■■■■■
利用出来るサイズと、数量を教えてください。

【ご利用可能サイズ】
プロセス 基本ブロックサイズ
40/45nm 9mu
65nm 12mu
90nm 16mu
0.13um〜0.35um 25mu
(※)設計サイズ(パッドの外側−外側)がこれ以下の場合は、サイズによらず価格は同じです。超過分は、面積比で追加費用が発生します。

【ご利用可能数量】
プロセス 最小数量
40/45/65/90nm 100個
0.18um,0.25um,0.35um, 40個
0.13um 40個あるいは100個

■Q03■■■■■
複数デザインを1ブロックに入れ込む事は可能ですか?

可能です。個別の取り扱いになりますので、詳細はお問い合わせ下さい。



■Q04■■■■■
利用開始する為に必要な手続きを教えてください。 。

シリコンソーシアムとご契約を頂ければ、すぐにサービスをご利用になれます。  



■Q05■■■■■
設計に必要なドキュメント,検証ルールファイル等の入手方法を教えてください。

Q04の契約締結後、シリコンソーシアムより開示します。



■Q06■■■■■
IP/Libraryの提供内容と、費用について教えてください。

提供内容に関してはシリコンソーシアムまでお問合せ下さい。
費用は有償のものと無償のものがあります。個々にお問合せ下さい。


■Q07■■■■■
レイアウト検証(DRC/LVS)はお願いできますか?

DRC/LVSは有償で対応しています。



■Q08■■■■■
設計サポートはお願いできますか?

フロントエンド設計まで含めた設計サポートは、シリコンソーシアムの設計パートナーと共同で対応させていただきます。詳細はお問い合わせ下さい。
フェーズ別の設計サポートに関しては「フェーズ別デザインサービス」をご参照下さい。  

■Q09■■■■■
試作品の保障について教えてください。

出荷時の目視検査とモニタ、Tr特性等をご連絡しております。



■Q10■■■■■
予約方法と、キャンセル,変更手続きについて教えてください。

事前に試作予約をしますので、ご連絡をお願いします。
キャンセルは試作日の1週間前までにお願いします。
キャンセル時に、変更についてご連絡戴ければ、新規に予約をします。

■Q11■■■■■
パッケージへのアセンブリは対応してもらますか?

対応します。幅広いラインナップを取り揃えています。
案件ごとにシリコンソーシアムまでご相談下さい。  


■Q12■■■■■
ウエハでの納品は可能ですか? 。

シャトルの場合はウェハ納品も可能です。
個別に問い合わせ下さい。